第六屆全國大學生集成電路創新創業大賽活動已全面啟動,賽題已經正式在官網()公布,北京微電子技術研究所在本屆大賽中設置“航天微電子”杯賽,以“基于國產億門級FPGA的軟件無線電射頻信號校準”為題,面向本碩博所有年級開展賽事,報名時間截止到3月15日,歡迎各大高校的同學們組隊參賽,趕緊報名吧!!!
一 杯賽題目
基于國產億門級FPGA的軟件無線電射頻信號校準
二(er) 參賽組別
A組、B組
三 賽題背景
國產FPGA BQR7VX690T的邏輯規模高達億門級,單通道高速接口速率可達8.5Gbps,聚合帶寬可達100G以上,峰值運算能力為3.9TMAC/s,適用于高帶寬通信、雷達和導航等諸多領域,在處理高速信號、實現復雜算法等方面有顯著優勢。在無線電領域中,由于通道材料和環境的影響,射頻信號間會存在一定的相位差異,利用軟件無線電技術解決此信號質量問題是如今熱門方向。大規模、高性能、高可靠性的國產FPGA為克服軟件無線電存在的硬件資源限制難題提供了解決方案。基于此背景,本賽題要求利用國產億門級FPGA,設計一套高效率高精度的軟件無線電射頻信號校準系統。
四 賽題任務
本(ben)賽題(ti)分為初賽與決賽兩部分:
初賽階段,參賽者可基于任意FPGA平臺實現信號校準功能,要求FPGA可正確識別IO口輸入信號的相位差,進行相位校準后將信號通過IO口輸出。決賽階段,參賽者需基于北京微電子(zi)技術研究(jiu)所研制的V7690T FPGA開發平臺,設計一套實時射頻信號校準系統。要求使用高速接口接收射頻信號,利用板上FPGA進行信號處理和算法實現,使用DDR3作為信號存儲介質,利用高速接口將校準結果輸出。
?
五 設計指標
1 處理信號組(zu)數(shu)
一組以上
2 FPGA算法
能識別相位差在1rad以上的輸入信號,并要求輸出信號的相位差在1rad以內
3 處理時(shi)間
小于1s
4 射(she)頻信號(hao)頻率
不小于2GHz
注(zhu):以上設(she)(she)計指標均(jun)針對(dui)決賽組(zu)。初賽組(zu)不設(she)(she)置(zhi)硬性設(she)(she)計指標。
六 附加題或進階指標
1 設計配套(tao)上位機(ji)系(xi)統,可對輸入(ru)信號(hao)和校準信號(hao)的情況進行監測
2 實(shi)現(xian)利(li)用光纖接口輸出校準信號
3 實現2個平臺間的信號對發及處理
七(qi) 杯賽階段及提交內容
1 參賽(sai)申(shen)請(qing)
申請文檔:參賽者提(ti)交申請文檔,說明需求技(ji)術資源(yuan)
2 中期匯(hui)報
中期報告(gao):參賽者說明(ming)團隊(dui)進展情(qing)況(kuang)
3 初賽(sai)和企業技(ji)術評分(fen)
技(ji)術文檔(dang):參賽(sai)者提(ti)交當前進展階段的技(ji)術文檔(dang)供組委會進行技(ji)術評(ping)分(fen)
4 技術培訓與資(zi)源發放
· 對進入決賽的參賽者進行V7690T FPGA開發平臺發放
· 對參(can)賽者進行(xing)開發平臺以及賽題相(xiang)關內容(rong)的技術培訓
5 分賽區決(jue)賽提交內容
· 匯報PPT:參賽者對項目關鍵技術和性能指標進行介紹
· 詳細設計(ji)方案:系統架(jia)構設計(ji)、關鍵技術(shu)原理分析
· 系統(tong)驗(yan)證:參賽者(zhe)對組委會現場提供的射(she)頻信(xin)號進(jin)行處理,對系統(tong)的各項指標進(jin)行評分
6 總決賽提交內容
· 匯報PPT:參賽者對項目關鍵技術和性能指標進行介紹
· 詳細設(she)計方案:系統架構設(she)計、關鍵(jian)技術(shu)原(yuan)理分析
· 系(xi)統驗證:參賽者(zhe)對組委會現場提供的(de)射頻信號(hao)進行(xing)處理,對系(xi)統的(de)各項指標進行(xing)評分
八 評分標準
九 獎項設置
1 組委會(hui)獎(jiang)勵(li)
分(fen)賽區(qu)階段和(he)總(zong)決賽階段分(fen)別設置相關獎(jiang)項,所有獲獎(jiang)選手均可獲得由工業(ye)和(he)信(xin)息化(hua)部人(ren)才交(jiao)流中心(xin)頒(ban)發的(de)獲獎(jiang)證書,全國總(zong)決賽一、二、三等獎(jiang)可獲得獎(jiang)金或(huo)等值獎(jiang)品。
一等獎團隊獎勵3000元人民幣(稅前)或等值獎品;從一等獎團隊中評審一支優秀團隊,獎勵團隊1萬元人民幣(稅前)或等值獎品,此獎勵與一等獎團隊的獎勵不可累計;二等獎團隊獎勵2000元人民幣(稅前)或等值獎品;三等獎團隊獎勵1000元人民幣(稅前)或等值獎品。
2 優先招(zhao)錄聘用
北(bei)京微電子技術研究所在后續招生招聘工作中,同等條件下優先招錄獲得“航天微電子”杯集成電路創新創業大賽全國總決賽一、二、三等獎的團隊成員。
3 專項支持
北京微電(dian)子(zi)技術研究所下一年度高校合作計劃(同芯計劃)將對本屆“航天微電子”杯賽總決賽一等獎獲獎方案的后續研究給予資金支持(限額30萬)。
十 其他注意事項
1 參賽所選用的FPGA開發平臺限定于北京微電子技(ji)術研究所的V7690T FPGA開發平臺。
2 杯賽企業與參賽團(tuan)隊共(gong)同擁有作(zuo)品的所有權。
3 參賽項目可以參考現有公開發表的文獻和論文內容,但應當在技術論文和答辯PPT中注明來源,且不能將參考的內容作為自己作品的創新部分。
大賽日程:
報(bao)名階段(duan)
3月15日截止
初賽階段
6月1日截止
分賽區決(jue)賽
7月
線下(xia)評審
全國總決(jue)賽
8月
重(zhong)慶
期(qi)待(dai)您來(lai)參加!
掃碼即(ji)可報(bao)名
pc端可至官網報名
//univ.ciciec.com